全志A40i開發板硬件說明書——100%國產+工業級方案(下)

前 言

本文檔主要介紹全志A40i開發板豐富的硬件接口資源,以及開發設計中的一些注意事項等內容。全志這塊A40i的開發板,是源自創龍科技最新代表作品,其核心板採用「100%國產+工業級」設計,外觀精美,可玩性很高,在國產芯片勢頭正猛的情況下,究竟真的是電力用戶的首選嗎?一起來看看!

由於內容篇幅過長,故分為上中下三篇文章,本篇章為上,內容詳細覆蓋了:電源接口、LED、BOOT SET啟動選擇撥碼開關、KEY、串口CAN接口、Micro SD接口、SPI FLASH 、RTC座等,歡迎各位嵌入式愛好者關注查看。

開發板硬件資源圖解1

開發板硬件資源圖解

A40i處理器的IO電平標準一般為1.8V和3.3V,上拉電源一般不超過3.3V,當外接信號電平與IO電平不匹配時,中間需增加電平轉換芯片或信號隔離芯片。按鍵或接口需考慮ESD設計,ESD器件選型時需注意結電容是否偏大,否則可能會影響到信號通信。

USB接口

CON16(USB1 HOST)和CON17(USB2 HOST)為USB2.0 HOST接口,採用單層Type-A型連接器;CON18(USB0 OTG)為USB2.0 OTG接口,採用Micro USB連接器

USB1 HOST接口

評估底板通過USB HUB芯片將USB1總線拓展為4路USB HOST總線,將其中1路引出至USB1 HOST接口。

圖 66


圖 67

USB2 HOST接口

USB2 HOST接口直接由USB2總線引出。

圖 68


圖 69

USB0 OTG接口

USB0 OTG接口直接由USB0總線引出。

圖 70


圖 71

設計注意事項:

U23/PI14/USB0_ID需添加47K電阻上拉至VDD_3V3_MAIN。

Ethernet接口

評估板包含1個RGMII ETH千兆網口和1個MII ETH百兆網口。

RGMII ETH千兆網口

CON19為RGMII ETH千兆網口,RJ45連接器已內置隔離變壓器。

備註:A40i處理器內部集成1個GMAC控制器,支持1路RGMII千兆網口。

圖 72


圖 73

設計注意事項:

  1. VDDL_1V2_ETH電源為YT8521SH-CA內部輸出,請勿用於其它負載供電。
  2. XTAL_I、XTAL_O引腳接入25MHz無源晶振。如需使用25MHz有源晶振,可從XTAL_I引腳接入,XTAL_O引腳懸空處理。
  3. YT8521SH-CA芯片要求在供電穩定後,保持10ms後再拉高複位信號。推薦參考評估底板的複位電路方案,若需使用IO控制網口複位,可將R286電阻實貼。

MII ETH百兆網口

CON20為MII ETH百兆網口,採用RJ45連接器,已內置隔離變壓器。

備註:A40i處理器內部集成1個EMAC控制器,支持1路MII百兆網口。

圖 74


圖 75

設計注意事項:

  1. XTAL_IN、XTAL_OUT引腳接入25MHz無源晶振。如需使用25MHz有源晶振,可從XTAL_IN引腳接入,XTAL_OUT引腳懸空處理。
  2. YT8512H芯片要求在供電穩定後,保持10ms後再拉高複位信號。推薦參考評估底板的複位電路方案,若需使用IO控制網口複位,可將R256電阻實貼。

4G模塊拓展接口

CON22為4G模塊拓展接口,採用Mini PCIe插槽。評估底板通過USB HUB芯片將USB1總線拓展為4路USB HOST總線,其中引出一路進行4G模塊拓展。

CON21為Micro SIM卡座,採用插卡自彈形式,不帶檢測引腳。

圖 76


圖 77

設計注意事項:

  1. 為保證4G模塊有穩定的電源供應,其3.3V電源需由MIC29302S/TR(U55)獨立供電,至少提供2A電流輸出。如要替換其他電源,建議使用LDO,詳細請參考4G模塊數據手冊要求。
  2. 如需控制4G模塊供電,可貼上R282、R283電阻和Q6三極管,通過GPIO來控制4G模塊電源使能狀態。

WIFI模塊

評估底板通過USB HUB芯片將USB1總線拓展為4路USB HOST總線,其中引出一路進行WIFI模塊拓展。板載WIFI模塊(U42)型號為必聯BL-R8188EU2,採用郵票孔連接方式。

CON23為SMA接口,用於外接WIFI模塊的2.4G天線。

圖 78

圖 79

藍牙模塊

評估底板通過UART2進行藍牙模塊拓展。板載藍牙模塊(U74)型號為億佰特E104-BT5011A,採用郵票孔連接方式。模塊自帶PCB板載天線,無需外接天線。

圖 80


圖 81

SATA接口

J4為標準7pin SATA硬盤接口。

圖 82


圖 83

設計注意事項:

  1. SATA_ESTXP/M和SATA_ESRXP/M線路需靠近J4放置10nF的AC耦合電容。
  2. SATA接口支持1.5Gbps、3.0Gbps速率,目前僅1.5Gbps速率測試正常。

SDIO接口

J2為SDIO接口,採用2x 6pin排母方式,間距2.54mm。接口包含SDC3總線、GPIO和3.3V供電電源,可適配ATK-RTL8189 SDIO WIFI模塊。

圖 84


圖 85

拓展IO信號接口

J14為2x 6pin排針接口,間距2.54mm,引出SYS_RESETn、AP-NMIn、Audio Codec、GPIO等拓展信號。

圖 86


圖 87

講到這裡,A40i開發板關於硬件資源方面以及注意事項已基本分享完畢。